Results 51 to 60 of about 8,002 (119)

避雷器试验用多波形冲击电流试验设备的分析

open access: yesDianci bileiqi, 2020
对整只避雷器多波形冲击电流试验设备参数和整只避雷器电气参数进行计算,分析了整只避雷器冲击电流试验设备回路参数的选择对回路设计的影响,提出了一种多功能冲击电流试验设备的设计思路,按此思路研制出了一种整只避雷器试验用多波形冲击电流试验设备,该试验设备可以按标准要求进行35 kV及以下电压等级避雷器的4/10冲击电流耐受试验、8/20冲击电流波形下重复转移电荷试验以及残压试验、(200~230)μs波形下重复转移电荷试验、30/80操作冲击电流残压试验。
孙泉, 余龙龙, 刘云蔚, 田泽群
doaj  

断路器合成试验同步控制系统研究

open access: yesGaoya dianqi, 2015
文中设计了一种同步控制系统,旨在提高断路器合成试验的成功率。首先,设计了同步控制系统硬件电路。其次,针对电流源电流在零点区域近似线性的特点,简化电流模型,编写了预测电流零点程序。根据试验结果,电压回路的实际触发时间与设定时间的误差小于50μs,延弧回路的实际触发时间与设定时间的误差小于40μs。误差满足设计要求,可以保证合成试验的等效性,验证了文中所设计的合成试验同步控制系统的有效性和适用性。
蒋原, 武建文, 王贺飞, 高飞
doaj  

Low power XOR gate design(低功耗异或门的设计)

open access: yesZhejiang Daxue xuebao. Lixue ban, 2008
在分析了现有典型的异或门电路的基础上,提出了基于传输管逻辑的低功耗异或门的设计.电路实现了内部节点信号的全摆幅,使之具有较强的驱动能力,且避免了后级反相器中亚阈功耗的产生,实现了电路的低功耗,在5、3.3、1.8 V电源下,经PSPICE在0.24 µm工艺下模拟,与已发表的异或门电路设计相比,新提出的电路功耗和功耗延迟积的改进分别高达36.5%和68.0%,说明本文设计的异或门电路在功耗和延迟方面具有优势.
ZHANGAi-hua(张爱华)   +1 more
doaj   +1 more source

D flip-flop design based on MOS-NDR negative resistance device(基于MOS-NDR负阻器件的D触发器设计)

open access: yesZhejiang Daxue xuebao. Lixue ban, 2013
负阻器件由于在电流-电压特性曲线中表现出独特的负微分电阻特性,从而大大增加了单个器件所能实现的逻辑功能.如果将其用于数字逻辑电路设计,尤其是触发器的设计,可有效减少器件的数目.通过分析CMOS工艺负阻器件MOS-NDR及单双稳态转换逻辑单元MOBILE的工作特性,设计了一个时钟上升沿触发的D触发器.采用TSMC 0.18 µm工艺对所设计的电路进行HSPICE仿真,仿真结果表明所设计的电路具有正确的逻辑功能.与基于MOS-NDR负阻器件的同类触发器相比,新设计的D触发器具有更稳健的输出和较强的抗干扰能力.
XIANGGuang-ping(向光平)   +1 more
doaj   +1 more source

±800kV直流线路避雷器关键技术参数设计及防雷效果分析

open access: yesDianci bileiqi, 2016
为提高特高压直流输电线路的防雷保护水平,借鉴了±500 k V直流线路避雷器的设计经验,并结合实际线路运行情况,设计计算了±800 k V直流线路避雷器关键技术参数。最后,通过仿真计算分析,从理论上考察了所设计的线路避雷器对特高压输电线路的防护效果及吸收能量情况。依据研究结果,提出了特高压直流线路避雷器额定电压为为960 k V,避雷器雷电冲击50%电压取值2 900 k V,标称放电电流为30 k A,外串间隙距离最大为2.0 m。仿真结果表明,所设计的避雷器能够显著提高杆塔反击和绕击耐雷水平 ...
万帅   +4 more
doaj  

The design of three-input high-performance AND/XOR complex-gate circuit(三输入高性能AND/XOR复合门电路设计)

open access: yesZhejiang Daxue xuebao. Lixue ban, 2015
针对现有“与/异或”(AND/XOR)复合门级联设计电路存在功耗大、延时长等不足,提出一种基于晶体管级的三输入AND/XOR复合门电路结构.通过采用多轨结构、缩短传输路径以及混合CMOS逻辑设计方法,克服了原有电路中单一逻辑和单轨结构信号路径长的不足,进而提高了电路性能.在55 nm的CMOS技术工艺和PTM多种工艺下,经过HSPICE模拟和Cadence提取版图的后仿真,显示所设计的电路具有正确的逻辑功能,相较于采用门电路级联而成的AND/XOR电路,本电路在不同负载、频率和PVT组合等情况下的延时 ...
HUANGChunlei(黄春蕾)   +3 more
doaj   +1 more source

串行通信中RS422接口浪涌保护器的设计与研究

open access: yesDianci bileiqi, 2013
针对串行通讯中RS422接口耐受电压水平低、容易受到雷电电磁脉冲等干扰,提出了一种RS422接口特定的浪涌防护的方案。首先结合RS422接口设备电性能以及相关的信号浪涌设计规范,设计出合理的浪涌保护电路形式,其次通过理论计算和综合分析来确定各元器件的参数,最后通过相应的规范标准对所设计的电路进行测试来验证该电路所达到的预期效果。
孙自胜, 谭涌波, 冯民学
doaj  

串补站用旁路隔离开关研究设计

open access: yesGaoya dianqi, 2015
随着电力系统的不断发展和扩大,需要采用串联补偿装置来提高系统输送能力和系统的稳定运行水平。笔者通过分析串补站的原理,提出了串补站中旁路隔离开关的设计思路,旁路隔离开关是保证串补装置的投入和切出的重要设备,对旁路隔离开关设计时不仅需要考虑电流负荷及绝缘性能,还需要考虑开合一定的母线转换电流。最后,提出了在进行旁路隔离开关设计时应按不同工况设计考虑不同的设计方案。
胡延涛
doaj  

采用CDE算法的新型多回路断路器优化设计

open access: yesGaoya dianqi, 2017
在输配电系统中,断路器的自身能耗越高,系统的输电效率就越低,而调整断路器设计参数以降低其自身能耗的同时,设备本身的结构、材料及散热等设计成本也会随之增加。为此,在分析传统断路器能耗模型的基础上,采用一种多回路设计结构,并提出一种考虑断路器能耗与成本等因素的新型断路器优化设计评估模型;再对新的优化评估模型,设计一种文化差异进化算法,对断路器的并联回路数目、触头接触、触头电阻及能耗值等主回路结构相关参数进行仿真优化求解。最后计算出新型断路器优化评估模型的相关参数取值,并应用于HSWX系列断路器样机生产 ...
戴水东   +3 more
doaj  

基于大型网络监控的风电设备过压保护底层模块设计

open access: yesDianci bileiqi, 2016
对风电设备进行过压保护底层模块的设计,可提高风电设备的运行稳定性和可靠性,传统的风电设备过压保护模块的设计采用BP神经网络监控下的耦合控制方法,需要对各个分离元件进行分散监测,导致过压保护底层模块的稳定性不好。提出一种基于大型网络监控的风电设备过压保护底层模块设计方法。基于无线传感器构建风电设备控制器的网络监控体系结构,然后进行风电设备过压保护底层的总体设计,进行风电设备的过压保护底层模块的硬件设计,底层硬件模块分别包括了滤波器电路、动态增益控制电路和功率放大器电路以及电源模块等。通过系统设计和软件开发,
钟建坤
doaj  

Home - About - Disclaimer - Privacy